מערך השער הניתן לתכנות של XCKU115-3FLVF1924E יכול להשיג רוחב פס לעיבוד אותות גבוה במיוחד במכשירים בינוניים ובמשדרים מהדור הבא. FPGA הוא מכשיר מוליכים למחצה המבוסס על מטריצת בלוק לוגיקה הניתנת להגדרה (CLB) המחוברת דרך מערכת חיבור לתכנות לתכנות
מערך השער הניתן לתכנות של XCKU115-3FLVF1924E יכול להשיג רוחב פס לעיבוד אותות גבוה במיוחד במכשירים בינוניים ובמשדרים מהדור הבא. FPGA הוא מכשיר מוליכים למחצה המבוסס על מטריצת בלוק לוגיקה הניתנת להגדרה (CLB) המחוברת באמצעות מערכת חיבור בין חיבורי לתכנות. יכול לשמש לעיבוד מנות ברשתות 100 גרם ויישומי מרכז נתונים. הם מתאימים מאוד לעיבוד אינטנסיבי של DSP הנדרש להדמיה רפואית מהדור הבא, וידאו 8K4K ותשתית אלחוטית הטרוגנית. אופטימיזציה לביצועי מערכת ושילוב של 20 ננומטר, תוך שימוש בטכנולוגיית Chip יחיד ובדור הבא בסיליקון Interconnect (SSI).
מְאַפיֵן
● שילוב מערכת הניתן לתכנות
יחידת לוגיקה של עד 1.5 מ 'מערכת, באמצעות דור שני 3D IC
גרעין PCI Express ® Gen3 משולב מרובה
● שפר את ביצועי המערכת
8.2 ביצועי חישוב DSP DSP
קצב ניצול גבוה מעלה את המהירות בשתי רמות
לכל מכשיר יש עד 64 משדרים של 16 גרם התומכים במטמי אחורי
2400MB/S DDR4, המסוגל לפעול יציב בתנאי PVT שונים
● הפחתת עלויות BOM
שילוב מערכות גבוה, הפחתת עלויות ה- BOM של היישום עד 60%
● משדר 12.5 ג'יגה -בייט/שניות במהירות מינימלית קוטביות שווה
רמת מהירות בינונית יכולה לתמוך ב 2400MB/S DDR4
שילוב VCXO יכול להפחית את עלות רכיבי השעון