EP4SGX180KF40C4G

EP4SGX180KF40C4G

EP4SGX180KF40C4G - STRATIX ® IV צפיפות גבוהה ושדה בעל ביצועים גבוהים מערך שער הניתן לתכנות

דֶגֶם:EP4SGX180KF40C4G

שלח שאילתה

תיאור מוצר

EP4SGX180KF40C4G - STRATIX ® IV צפיפות גבוהה ושדה בעל ביצועים גבוהים מערך שער הניתן לתכנות

Altera® Stratix ® IV FPGA מספק רוחב פס של מערכת פריצת דרך ויעילות אנרגיה ליישומים מתקדמים. ה- FPGA של Stratix IV מאמץ טכנולוגיית תהליכים של 40 ננומטר, עם צפיפות ההיגיון הגבוהה ביותר, המשדרים ביותר, ודרישות צריכת החשמל הנמוכות ביותר, ועולה על כל שאר ה- FPGA המתקדמים.

Model: EP4SGX180KF40C4G

אריזה: BGA

סוג מוצר: FPGA - מערך שער לתכנות שדה


Number of logic components: 175750 LE

מודול לוגיקה אדפטיבי - נדבה: 70300 ALM

זיכרון משובץ: 13.31 Mbit

Number of logical array blocks - LAB: 7030 LAB

לסדרת המכשירים של Stratix IV יש את המאפיינים הבאים:

משדרים דופלקס מלאים של עד 48 CDR זמינים במכשירי GX ו- GT של Stratix IV, ותומכים בשיעורי העברת נתונים של עד 8.5 ג'יגה -ביט לשנייה ו -11.3 ג'יגה -ביט לשנייה בהתאמה

פתרון פרוטוקול PCIE מלא עם חסימות IP משובצות של PCIE, המסוגל ליישם שכבת PHY-MAC, שכבת קישור נתונים ופונקציות שכבת עסקאות

משדר הניתן לתכנות לפני הדגשה ומעגלי השוואת מקלטים כדי לפצות על הפסדים תלויים בתדירות במדיה הפיזית

תומך בממשקי זיכרון חיצוניים במהירות גבוהה, כולל DDR, DDR2, DDR3 SDRAM, RLDRAM II, QDR II ו- QDR II+SRAM על עד 24 קבוצות קלט/פלט מודולריות

תומך בקלט/פלט של LVDs במהירות גבוהה עם סידורי/deserializer (SERDES), יישור שלב דינמי (DPA) ומעגלי CDR רכים, עם שיעורי נתונים עד 1.6 ג'יגה-ביט לשנייה


Hot Tags: EP4SGX180KF40C4G

תג מוצר

קטגוריה קשורה

שלח שאילתה

אנא אל תהסס לתת את שאלתך בטופס למטה. אנו נשיב לך תוך 24 שעות.
X
We use cookies to offer you a better browsing experience, analyze site traffic and personalize content. By using this site, you agree to our use of cookies. Privacy Policy
Reject Accept