XCZU9CG-L1FFVB1156I מוצר זה משלב תכונה עשירה של 64 סיביות מרובע ליבה או COLUS CORE ARM ® CORTEX ®-A53 ו- ARM Core Cortex-R5F מערכת עיבוד Cortex-R5F (מבוסס על Xilinx) ® Ultrascale? ארכיטקטורת MPSOC. בנוסף, הוא כולל גם זיכרון על השבב, ממשקי זיכרון חיצוניים רב יציאה ומגוון ממשקי חיבור היקפיים.
מערך השער הניתן לתכנות XCKU060-2FFVA1156I יכול להשיג רוחב פס גבוה לעיבוד אותות גבוה במיוחד במכשירים בינוניים ובמשדרים מהדור הבא. FPGA הוא מכשיר מוליכים למחצה המבוסס על מטריצת בלוק לוגיקה הניתנת להגדרה (CLB) המחוברת דרך מערכת חיבור לתכנות לתכנות
מכשיר 10M50DAF484C8G הוא שבב יחיד, מכשיר לוגיקה לתכנות ללא נדיפות, PLD) המשמש לשילוב הסט הטוב ביותר של רכיבי המערכת.
XCZU47DR-2FFVE1156I מערכת משובצת ב- CHIP (SOC) היא פלטפורמת RF אדפטיבית עם שבב יחיד שיכולה לענות על צרכי התעשייה הנוכחיים והעתידיים. סדרת Zynq Ultrascale+RFSOC יכולה לתמוך בכל להקות התדרים מתחת ל- 6GHz, העומדת בדרישות הקריטיות של פריסת 5G מהדור הבא. יחד עם זאת, היא יכולה גם לתמוך בדגימה ישירה של RF עבור ממירים אנלוגיים-לדיגיטליים של 14 סיביות (ADCs) עם קצב דגימה של עד 5Gs/s ו -14 סיביות אנלוגי-לדיגיטליות (DACs) עם קצב דגימה של 10 גרם/ש ', לשניהם רוחב רוח אנלוגי של עד 6GHZ.
10AX115R3F40I2LG הוא ה- FPGA הבינוני-טווח הגבוה ביותר בינוני-טווח עם 96 משדרים דופלקס מלאים, התומך בשיעור נתוני שבב לשבב של 17.4 ג'יגה-ביט לשנייה. בנוסף, ה- FPGA מספק גם שיעור העברת נתונים של מטוס אחורי של עד 12.5 ג'יגה -בייט ועד 1.15 מיליון יחידות לוגיקה שוות ערך.
5SGSMD5H3F35I3LG הוא שבב מערך שער לתכנות שדה (FPGA) השייך לסדרת Stratix V GS. למכשיר Stratix V GS מספר גדול של בלוקים DSP מדויקים משתנים, התומכים עד 3926 18x18 או 1963 מכפילים 27x27. בנוסף, מכשירי Stratix V GS מציעים גם משדרים משולבים עם 14.